Синхронные двоичные счётчики.

Как мы уже упоминали ранее, главным недочетом делителей, построенных на кольцевых счётчиках, является малый коэффициент деления. Двоичные счётчики в этом смысле более эффективны. Попробуем создать синхронный счётчик, работающий по двоичному закону. Для этого обратим внимание, что переключение последующего разряда счётчика происходит только тогда, когда состояние всех прошлых его разрядов равно единицам Синхронные двоичные счётчики.. Это состояние может быть просто определено с помощью логического элемента “И”.

Принципная схема 1-го из вариантов реализации четырёхразрядного синхронного двоичного счётчика приведена на рисунке 15.

Набросок 15. Принципная схема четырёхразрядного синхронного двоичного счётчика.

В этой схеме счётные триггеры реализованы на базе JK‑триггера. В ней все триггеры переключаются сразу, потому что входной Синхронные двоичные счётчики. тактовый сигнал счётчика подаётся на вход синхронизации сходу всех триггеров. Разрешение переключения счётного триггера формируется схемами “И”, включёнными меж триггерами.

При использовании нескольких микросхем для формирования переноса, созданного для следующих разрядов двоичного счётчика, в приведённой схеме синхронного счётчика формируется сигнал TC. В последующих микросхемах этот сигнал подаётся на Синхронные двоичные счётчики. входы CEP либо CET. Переключение триггеров в схеме может быть только при подаче на оба этих входа логической единицы.

В качестве примера условно-графического обозначения синхронного двоичного счётчика приведём обозначение микросхемы К1533ИЕ10.

Набросок 16. Условно-графическое обозначение синхронного счётчика с возможностью параллельной записи.

Разглядим в качестве примера Синхронные двоичные счётчики. реализацию 32-х разрядного двоичного счётчика. Для этого используем четыре микросхемы К1533ИЕ10. Получившаяся принципная схема синхронного 32-х разрядного двоичного счётчика приведена на рисунке 17. По мере надобности этот счётчик может быть просто превращён в хоть какой недвоичный счетчик, как с помощью оборотных связей, так и используя подготовительную запись начального состояния счётчика.

Набросок Синхронные двоичные счётчики. 17. Принципная схема 32-х разрядного синхронного двоичного счётчика.

Будет ли счётчик находиться в режиме счёта либо в режиме параллельной записи определяется потенциалом на входах микросхем PE. При нулевом потенциале на этом входе PE делается запись инфы с входов данных D во внутренние триггеры счётчиков. Вот поэтому на входы PE всех микросхем Синхронные двоичные счётчики. подан высочайший потенциал (они подключены к источнику питания).

В схеме, приведённой на рисунке 17, не употребляются входы параллельной записи, но мы знаем, что входы цифровых микросхем нельзя кидать в воздухе, потому следует присоединить их или к источнику питания, или к общему проводу схемы. В данной схеме все Синхронные двоичные счётчики. входы данных присоединены к источнику питания.

Потому что в схеме на рисунке 17 использованы микросхемы синхронных счётчиков, то все входы синхронизации должны быть соединены параллельно. Исключительно в этом случае запись нового состояния счётчика во внутренние триггеры будет выполняться сразу.

Микросхема младших разрядов двоичного счётчика D1 должна работать всегда, пока на её вход Синхронные двоичные счётчики. синхронизации поступают тактовые импульсы, потому входы разрешения счёта CEP и CET в этой микросхеме присоединены к источнику питания. Последующая микросхема D2 должна переключиться только тогда, когда во всех триггерах микросхемы D1 будет записана логическая единица. Для этого вход разрешения счёта CEP соединён с выходом TC микросхемы младших разрядов Синхронные двоичные счётчики. D1. 2-ой вход разрешения счёта остаётся присоединенным к питанию схемы.

Последующая микросхема D3 подключается так же. Но если не принять дополнительных мер, то время распространения сигнала разрешения счёта при увеличении количества микросхем, использованных в счётчике, будет возрастать пропорционально количеству микросхем. Для того чтоб избежать этой ситуации, в схеме применен Синхронные двоичные счётчики. вспомогательный вход разрешения счёта CEP. Сигнал с выхода TC микросхемы D1 подаётся на входы CEP всех следующих разрядов.


simvolnij-tip-char-string.html
simvolov-russkogo-alfavita.html
sin-moj-kak-dolgo-ya-zhdal.html